Here is a list of all namespace enum values with links to the namespace documentation for each enum value:
- v -
- V1200 : llvm::GCOV
- V2_ISA_10E60 : llvm::CSKYAttrs
- V2_ISA_1E2 : llvm::CSKYAttrs
- V2_ISA_2E3 : llvm::CSKYAttrs
- V2_ISA_3E3R1 : llvm::CSKYAttrs
- V2_ISA_3E3R2 : llvm::CSKYAttrs
- V2_ISA_3E3R3 : llvm::CSKYAttrs
- V2_ISA_3E7 : llvm::CSKYAttrs
- V2_ISA_7E10 : llvm::CSKYAttrs
- V2_ISA_DSPE60 : llvm::CSKYAttrs
- V2_ISA_E1 : llvm::CSKYAttrs
- V2Q : llvm::HexagonISD
- V2S16 : llvm::AMDGPU
- V2S32 : llvm::AMDGPU
- V2S64 : llvm::AMDGPU
- V304 : llvm::GCOV
- V3S32 : llvm::AMDGPU
- v4 : llvm::ARMBuildAttrs
- V407 : llvm::GCOV
- V408 : llvm::GCOV
- V4S32 : llvm::AMDGPU
- v4T : llvm::ARMBuildAttrs
- v5T : llvm::ARMBuildAttrs
- v5TE : llvm::ARMBuildAttrs
- v5TEJ : llvm::ARMBuildAttrs
- v6 : llvm::ARMBuildAttrs
- v6_M : llvm::ARMBuildAttrs
- v6K : llvm::ARMBuildAttrs
- v6KZ : llvm::ARMBuildAttrs
- v6S_M : llvm::ARMBuildAttrs
- v6T2 : llvm::ARMBuildAttrs
- v7 : llvm::ARMBuildAttrs
- v7E_M : llvm::ARMBuildAttrs
- V800 : llvm::GCOV
- v8_1_M_Main : llvm::ARMBuildAttrs
- v8_A : llvm::ARMBuildAttrs
- v8_M_Base : llvm::ARMBuildAttrs
- v8_M_Main : llvm::ARMBuildAttrs
- v8_R : llvm::ARMBuildAttrs
- V900 : llvm::GCOV
- v9_A : llvm::ARMBuildAttrs
- V_BFE : llvm::AMDGPU
- VA_VDST : llvm::AMDGPU
- VAARG : llvm::ISD
- VACOPY : llvm::ISD
- VADD_SPLAT : llvm::PPCISD
- VAEND : llvm::ISD
- Val_GNU_MIPS_ABI_FP_64 : llvm::Mips
- Val_GNU_MIPS_ABI_FP_64A : llvm::Mips
- Val_GNU_MIPS_ABI_FP_ANY : llvm::Mips
- Val_GNU_MIPS_ABI_FP_DOUBLE : llvm::Mips
- Val_GNU_MIPS_ABI_FP_OLD_64 : llvm::Mips
- Val_GNU_MIPS_ABI_FP_SINGLE : llvm::Mips
- Val_GNU_MIPS_ABI_FP_SOFT : llvm::Mips
- Val_GNU_MIPS_ABI_FP_XX : llvm::Mips
- Val_GNU_MIPS_ABI_MSA_128 : llvm::Mips
- Val_GNU_MIPS_ABI_MSA_ANY : llvm::Mips
- ValidForTailPredication : llvm::ARMII
- VALU : llvm::SIInstrFlags
- VALUE_SYMTAB_BLOCK_ID : llvm::bitc
- ValueDisallowed : llvm::cl
- ValueOptional : llvm::cl
- ValueRequired : llvm::cl
- VALUETYPE : llvm::ISD
- VAR_GLOBAL_ALLOCATED : llvm::BTF
- VAR_GLOBAL_EXTERNAL : llvm::BTF
- VAR_STATIC : llvm::BTF
- Variadic : llvm::MCID
- VariadicOpsAreDefs : llvm::MCID
- VarName : llvm::tgtok
- VASTART : llvm::ISD
- VC : llvm::AArch64CC, llvm::ARCCC, llvm::ARMCC
- Vcc : llvm::AMDGPU
- VccExtToSel : llvm::AMDGPU
- VDS_BytesExternal : llvm::codeview
- VDS_BytesPresent : llvm::codeview
- VDSP_VERSION_1 : llvm::CSKYAttrs
- VDSP_VERSION_2 : llvm::CSKYAttrs
- VE_Vector : llvm::VEII
- VE_VLInUse : llvm::VEII
- VE_VLMask : llvm::VEII
- VE_VLShift : llvm::VEII
- VEC_COUNT : OpName
- VecBuild : llvm::NVPTX
- VecDest : llvm::NVPTX
- VecExtract : llvm::NVPTX
- VecInsert : llvm::NVPTX
- VecInstTypeMask : llvm::NVPTX
- VecInstTypeShift : llvm::NVPTX
- VecLoad : llvm::NVPTX
- VecNOP : llvm::NVPTX
- VecOther : llvm::NVPTX
- VECREDUCE_ADD : llvm::ISD
- VECREDUCE_AND : llvm::ISD
- VECREDUCE_FADD : llvm::ISD
- VECREDUCE_FMAX : llvm::ISD
- VECREDUCE_FMAXIMUM : llvm::ISD
- VECREDUCE_FMIN : llvm::ISD
- VECREDUCE_FMINIMUM : llvm::ISD
- VECREDUCE_FMUL : llvm::ISD
- VECREDUCE_MUL : llvm::ISD
- VECREDUCE_OR : llvm::ISD
- VECREDUCE_SEQ_FADD : llvm::ISD
- VECREDUCE_SEQ_FMUL : llvm::ISD
- VECREDUCE_SMAX : llvm::ISD
- VECREDUCE_SMIN : llvm::ISD
- VECREDUCE_UMAX : llvm::ISD
- VECREDUCE_UMIN : llvm::ISD
- VECREDUCE_XOR : llvm::ISD
- VecShuffle : llvm::NVPTX
- VecSize : llvm::ARMII
- VecSizeShift : llvm::ARMII
- VecStore : llvm::NVPTX
- VECTOR : R600_InstFlag
- Vector : llvm::AMDGPU
- VECTOR_COMPRESS : llvm::ISD
- VECTOR_DEINTERLEAVE : llvm::ISD
- VECTOR_FIND_LAST_ACTIVE : llvm::ISD
- VECTOR_INTERLEAVE : llvm::ISD
- VECTOR_REVERSE : llvm::ISD
- VECTOR_SHUFFLE : llvm::ISD
- VECTOR_SPLICE_LEFT : llvm::ISD
- VECTOR_SPLICE_RIGHT : llvm::ISD
- VENDOR_DUMMY : llvm::X86
- VENDOR_OTHER : llvm::X86
- VENDOR_UNKNOWN : llvm::AArch64BuildAttributes
- VER_DEF_CURRENT : llvm::ELF
- VER_DEF_NONE : llvm::ELF
- VER_FLG_BASE : llvm::ELF
- VER_FLG_INFO : llvm::ELF
- VER_FLG_WEAK : llvm::ELF
- VER_NDX_GLOBAL : llvm::ELF
- VER_NDX_LOCAL : llvm::ELF
- VER_NEED_CURRENT : llvm::ELF
- VER_NEED_NONE : llvm::ELF
- VerifyAllSgpr : llvm::AMDGPU
- VerifyAllSgprGPHI : llvm::AMDGPU
- VerifyAllSgprOrVgprGPHI : llvm::AMDGPU
- VERSION : llvm::BTF
- Version1 : llvm::coverage, llvm::IndexedCGData, llvm::IndexedInstrProf
- Version10 : llvm::IndexedInstrProf
- Version11 : llvm::IndexedInstrProf
- Version12 : llvm::IndexedInstrProf
- Version13 : llvm::IndexedInstrProf
- Version2 : llvm::coverage, llvm::IndexedCGData, llvm::IndexedInstrProf, llvm::memprof
- Version3 : llvm::coverage, llvm::IndexedCGData, llvm::IndexedInstrProf, llvm::memprof
- Version4 : llvm::coverage, llvm::IndexedCGData, llvm::IndexedInstrProf, llvm::memprof
- Version5 : llvm::coverage, llvm::IndexedInstrProf
- Version6 : llvm::coverage, llvm::IndexedInstrProf
- Version7 : llvm::coverage, llvm::IndexedInstrProf
- Version8 : llvm::IndexedInstrProf
- Version9 : llvm::IndexedInstrProf
- VERSYM_HIDDEN : llvm::ELF
- VERSYM_VERSION : llvm::ELF
- VEX : llvm::X86II
- VEX_4V : llvm::X86II
- VEX_4VShift : llvm::X86II
- VEX_L : llvm::X86II
- VEX_LOB_0F : llvm::X86Disassembler
- VEX_LOB_0F38 : llvm::X86Disassembler
- VEX_LOB_0F3A : llvm::X86Disassembler
- VEX_LOB_MAP4 : llvm::X86Disassembler
- VEX_LOB_MAP5 : llvm::X86Disassembler
- VEX_LOB_MAP6 : llvm::X86Disassembler
- VEX_LOB_MAP7 : llvm::X86Disassembler
- VEX_LShift : llvm::X86II
- VEX_PREFIX_66 : llvm::X86Disassembler
- VEX_PREFIX_F2 : llvm::X86Disassembler
- VEX_PREFIX_F3 : llvm::X86Disassembler
- VEX_PREFIX_NONE : llvm::X86Disassembler
- VFPBinaryFrm : llvm::ARMII
- VFPConv1Frm : llvm::ARMII
- VFPConv2Frm : llvm::ARMII
- VFPConv3Frm : llvm::ARMII
- VFPConv4Frm : llvm::ARMII
- VFPConv5Frm : llvm::ARMII
- VFPLdStFrm : llvm::ARMII
- VFPLdStMulFrm : llvm::ARMII
- VFPMiscFrm : llvm::ARMII
- VFPUnaryFrm : llvm::ARMII
- Vgpr128 : llvm::AMDGPU
- Vgpr16 : llvm::AMDGPU
- Vgpr32 : llvm::AMDGPU
- Vgpr32AExt : llvm::AMDGPU
- Vgpr32SExt : llvm::AMDGPU
- Vgpr32ZExt : llvm::AMDGPU
- Vgpr64 : llvm::AMDGPU
- VGPR_MAX : llvm::AMDGPU::EncValues
- VGPR_MIN : llvm::AMDGPU::EncValues
- VGPR_MSB_MASK : llvm::AMDGPU::Hwreg
- VgprB128 : llvm::AMDGPU
- VgprB160 : llvm::AMDGPU
- VgprB256 : llvm::AMDGPU
- VgprB32 : llvm::AMDGPU
- VgprB512 : llvm::AMDGPU
- VgprB64 : llvm::AMDGPU
- VgprB96 : llvm::AMDGPU
- VgprBRC : llvm::AMDGPU
- VgprP0 : llvm::AMDGPU
- VgprP1 : llvm::AMDGPU
- VgprP2 : llvm::AMDGPU
- VgprP3 : llvm::AMDGPU
- VgprP4 : llvm::AMDGPU
- VgprP5 : llvm::AMDGPU
- VgprPtr128 : llvm::AMDGPU
- VgprPtr32 : llvm::AMDGPU
- VgprPtr64 : llvm::AMDGPU
- VgprToVccCopy : llvm::AMDGPU
- VgprV2S16 : llvm::AMDGPU
- VgprV2S32 : llvm::AMDGPU
- VgprV2S64 : llvm::AMDGPU
- VgprV3S32 : llvm::AMDGPU
- VgprV4S32 : llvm::AMDGPU
- VI : llvm::SIEncodingFamily
- VIMAGE : llvm::SIInstrFlags
- VINTERP : llvm::SIInstrFlags
- VINTRP : llvm::SIInstrFlags
- VIRTUAL_BITS : llvm::AMDGPU::CPol
- Virtualization_use : llvm::ARMBuildAttrs
- VL_16B : llvm::AArch64Layout
- VL_1D : llvm::AArch64Layout
- VL_2D : llvm::AArch64Layout
- VL_2S : llvm::AArch64Layout
- VL_4H : llvm::AArch64Layout
- VL_4S : llvm::AArch64Layout
- VL_8B : llvm::AArch64Layout
- VL_8H : llvm::AArch64Layout
- VL_B : llvm::AArch64Layout
- VL_D : llvm::AArch64Layout
- VL_H : llvm::AArch64Layout
- VL_S : llvm::AArch64Layout
- VLD1_UPD : llvm::ARMISD
- VLD1DUP : llvm::ARMISD
- VLD1DUP_UPD : llvm::ARMISD
- VLD1x2_UPD : llvm::ARMISD
- VLD1x3_UPD : llvm::ARMISD
- VLD1x4_UPD : llvm::ARMISD
- VLD2_UPD : llvm::ARMISD
- VLD2DUP : llvm::ARMISD
- VLD2DUP_UPD : llvm::ARMISD
- VLD2LN_UPD : llvm::ARMISD
- VLD3_UPD : llvm::ARMISD
- VLD3DUP : llvm::ARMISD
- VLD3DUP_UPD : llvm::ARMISD
- VLD3LN_UPD : llvm::ARMISD
- VLD4_UPD : llvm::ARMISD
- VLD4DUP : llvm::ARMISD
- VLD4DUP_UPD : llvm::ARMISD
- VLD4LN_UPD : llvm::ARMISD
- VLIW : llvm::Sched
- VLMulMask : llvm::RISCVII
- VLMulShift : llvm::RISCVII, llvm::RISCVRI
- VLMulShiftMask : llvm::RISCVRI
- VM_CNT : llvm::SIInstrFlags
- VM_PROT_EXECUTE : llvm::MachO
- VM_PROT_READ : llvm::MachO
- VM_PROT_WRITE : llvm::MachO
- VM_VSRC : llvm::AMDGPU
- VMConstraint : llvm::RISCVII
- VMOVModImm : llvm
- VMVNModImm : llvm
- VOLATILE : llvm::AMDGPU::CPol
- Volatile : llvm::NVPTX
- VOP1 : llvm::SIInstrFlags
- VOP2 : llvm::SIInstrFlags
- VOP3 : llvm::AMDGPUAsmVariants, llvm::SIInstrFlags
- VOP3_DPP : llvm::AMDGPUAsmVariants
- VOP3_OPSEL : llvm::SIInstrFlags
- VOP3P : llvm::SIInstrFlags
- VOPC : llvm::SIInstrFlags
- VOPC_DST_SGPR_MASK : llvm::AMDGPU::SDWA
- VOPC_DST_VCC_MASK : llvm::AMDGPU::SDWA
- VOPD3 : llvm::SIInstrFlags
- VPERM_2OP : llvm
- VRB128Idx : llvm::RISCV
- VRB256Idx : llvm::RISCV
- VRB512Idx : llvm::RISCV
- VRB64Idx : llvm::RISCV
- VROR : llvm::HexagonISD
- VS : llvm::AArch64CC, llvm::ARCCC, llvm::ARMCC
- VS1Constraint : llvm::RISCVII
- VS2Constraint : llvm::RISCVII
- VS_NUM_USED_SGPRS : llvm::AMDGPU::PALMD
- VS_NUM_USED_VGPRS : llvm::AMDGPU::PALMD
- VS_SCRATCH_SIZE : llvm::AMDGPU::PALMD
- VSAMPLE : llvm::SIInstrFlags
- VSCALE : llvm::ISD
- VSELECT : llvm::ISD
- VSHIFT : llvm
- VSKIP_MASK : llvm::AMDGPU::Hwreg
- VST1_UPD : llvm::ARMISD
- VST1x2_UPD : llvm::ARMISD
- VST1x3_UPD : llvm::ARMISD
- VST1x4_UPD : llvm::ARMISD
- VST2LN_UPD : llvm::ARMISD
- VST3_UPD : llvm::ARMISD
- VST3LN_UPD : llvm::ARMISD
- VST4LN_UPD : llvm::ARMISD
- VST_CODE_BBENTRY : llvm::bitc
- VST_CODE_COMBINED_ENTRY : llvm::bitc
- VST_CODE_ENTRY : llvm::bitc
- VST_CODE_FNENTRY : llvm::bitc
- VTX_INST : R600_InstFlag